# به نام خدا

گزارش آزمایشگاه مدارهای منطقی

سال تحصيلي 01-00

نويسنده

پارسا شریفی

99101762

# رسم مدار با Fritzing

1-1-۲- پیدا کردن اتصالات داخل بردبورد خالی

دراین قسمت کار با نرم افزار fritzingرا تمرین میکنیم هدف از این قسمت آشنایی با نحوه کار بردبورد و کار با نرم افزار است

در دو سطر اول و دو سطر آخر، اتصالات به صورت سطری میباشند. این قسمتها برای اتصال منبع برق به بر دبور د استفاده می شوند:



اما در بخشهای دیگر؛ هر ستون با بخشهای پایین خود در ارتباط است:



# ۲-1-۲ بستن یک مدار ساده شامل باتری و لامپ

این بخش در دستور کار نبود و در کلاس اعلام شد که نیازی به انجام آن نیست ولی از مایش انجام شد و گزارش ان به این صورت است:

در این قسمت از ما خواسته شدخ که یک مدار ساده را با استفاده از این نرم افزار پیاده کنیم نحوه بستن مدار بسیار ساده و بدیهی است

شکل کلی مدار بسته شده و قسمت شماتیک آن به صورت زیر است:





اتصالات بخشهای مختلف آن نیز به صورت زیر است:







# ۳-1-۲ مدار شامل 6 گیت NOT

در این قسمت هدف این است که با استفاده از یک تراشه که حاوی گیت های not است یک مدار طراحی کنیم که 6 بار ورودی را نات بکند

ابتدا تراشه مورد نظر را پیدا میکنیم. نام آن در نرمافزار 74HCO4\_HEX\_INVERTER میباشد. سپس خروجی هر گیت نات را به ورودی گیت بعدی وصل میکنیم. مداری مانند شکل روبرو بدست میآید



## اتصالات داخل مدار (نمای شماتیک) آن در دو تصویر زیر نشان داده شدهاند:



در اینجا تنها خود قطعه به نمایش در آمده و از باتری در مدار صرف نظر شده

# ساخت مدار با Logisim

1-۲-۲ مدار جمع کننده کامل

در این قسمت هدف ما این است که با نرم افزار Logisim یک فول ادر بسازیم با توجه به روابطی که در درس مدار منطقی خواندیم و همچنین جدول داده شده، مدار ما به همراه جدول خروجی آن به صورت زیر خواهد بود:

| a <b>①</b> | 11/                                    | <u></u>  |
|------------|----------------------------------------|----------|
| h <b>o</b> |                                        | <b>)</b> |
|            | [: [:::::::::::::::::::::::::::::::::: |          |
| in 🕡       |                                        | +        |
|            |                                        |          |
|            |                                        |          |
|            |                                        |          |
|            |                                        |          |
|            |                                        | <u></u>  |
|            |                                        |          |

| a | b | Cin | S | Cout |
|---|---|-----|---|------|
| 0 | 0 | 0   | 0 | 0    |
| 0 | 0 | 1   | 1 | 0    |
| 0 | 1 | 0   | 1 | 0    |
| 0 | 1 | 1   | 0 | 1    |
| 1 | 0 | 0   | 1 | 0    |
| 1 | 0 | 1   | 0 | 1    |
| 1 | 1 | 0   | 0 | 1    |
| 1 | 1 | 1   | 1 | 1    |

درواقع این مدار را با استفاده از مطالب کتاب موریس مانو انجام دادیم دقیقل همین شکل با توضیحات در این کتاب قرار دارد

### ۲-۲-۲ مدار جمع كننده / تفريق كننده

در این قسمت هدف ما طراحی مداری است که بتواند هم جمع کند و هم تفریق را انجام دهد هر کدام از این اعمال و ابسته به نوع و رودی ماست که ایا جمع صورت بگیرد و یا تفریق چون اعداد و رودی ما 4 بیتی هستند، به چهار جمع کننده نیاز داریم. همچنین، با استفاده از 4 گیت XOR، در مواقعی که و رودی Cin بر ابر یک باشد، B را تبدیل به B- میکنیم به این صورت که مکمل دوم ان را با استفاده از گیت های XOR به دست آورده و آنرا با A- جمع میکنیم. شکل مدار و خروجی آن به صورت زیر است:



توجه داشته باشید که این مدار نمی تواند سرریز (Overflow) را تشخیص دهد. برای تشخیص سرریز، نیاز به یک گیت XOR دیگر در خروجی داریم که کری از فول ادر سوم را با count در شکل بالا

XOR بكند تا خروجي V به دسن ايد كه با اسنفاده از آن ميتوان سرريز را شناسايي كرد.



خروجی XOR اضافه شده همان V میشود که با آن میتوان سرریز را شناسایی کرد

# ۲-۳ ساخت مدار با Proteus

در کلاس اعلام شد که این بخش از گزارش از دستور کار حذف شده این قسمت مربوط به بحش carry است.

# آزمایش دوم: شیفت رجیسترها

# بخش اول: طراحی و ساخت یک شیفت رجیستر

1-1-3 در این قسمت از ما میخواهد که یک شیفت رجیستر بسازیم مدار طراحی شده به شکل زیر میباشد:



در این مدار یک شیفت رجیستر با چهار D-FlipFlop پیادهسازی شده است. چهار ورودی P تا P که روی شکل نامگذاری شده اند به ترتیب به خروجی های P تا P مرتبط می شوند. کلید Mode تعیین کنده حالت مدار می باشد؛ به این صورت که اگر بسته باشد، یک شیفت به بالا (در واقع ما شیفت به بالا نداریم و این اصطلاح فقط در صورت سوال آمده و بسته به این که کدام بیت را بیت پر ارزش بگیریم میتواند شیفت به چپ و یا شیفت به راست باشد در این حالت اگر P را بیت باارزش تر بگیریم منظور از شیفت به بالا شیفت به راست میشود ) انجام شده و ورودی P وارد خروجی می شوند. در غیر این صورت چهار ورودی P تا P به صورت موازی وارد خروجی می شوند.

3-1-2- در این قسمت از ما خواسته شده که مقدار داده شده را درون شیفت رجیستر ثبت کنیم برای ذخیره مقدار 1010، دو روش داریم:

روش اول: میتوانیم کلید Mode را ببندیم، و با تغییر ورودی S<sub>in</sub> به مقادیر 0، 1، 0، 1 و اعمال کردن کلاک بعد از هر تغییر خروجی 1010 را داشته باشیم. در واقع ورودی را به طور مداوم شیفت میدهیم تا به حالت مورد نظرمان برسد

روش دوم: میتوانیم کلید Mode را باز کنیم و ورودی ها را به صورت مقابل مقدار دهی کنیم و از بارگذاری موازی استفاده کرده و مقدار خروجی ها را تعیین میکنیم:

# اكنون با اعمال يك كلاك پالس، دقيقا همين خروجي را خواهيم داشت:



-7-7-7 در این قسمت از ما خواسنه شده که یک شیفت رجیستر بسازیم که به سکت راست شیفت بدهد با فرض این که بیت A بیت پر ارزش تر باشد همانطور که در قسمت بالاتر توضیح داده شد خود شکل سوال میتواند جواب این سوال باشد

در واقع منظور از سوال از شیفت به بالا در صورتی که A بیت پرارزش باشد شیفت به راست است و ورودی از سمت چپ وارد میشود درست مانند شکل زیر:



حال مدار را آزمایش میکنیم و شکل ها را بعد از هر پالس میبینیم مرحله 1 شروع کار مدار که همه خروجی ها در حالت 0 هستند



حال در این حالت با زدن فقط یک کلاک ورودی 1 وارد شده و در مقدار Aقرار میگیرد:



حال ورودی را با بستن کلید 0 میکنیم که متوجه حرکت بیت 1 شده باشیم و دوباره کلاک میزنیم:



همان طور که مشاهده شد باانتقال بیت 1 به سمت راست ما یک شیفت رجیستر به سمت راست داریم یک بار دیگر کلاک میزنیم تا از حرکت و شیفت بیت 1 شده اطمینان حاصل کنیم:



3-4-2-در این قسمت هدف ما ساخت یک شیفت رجیستر 2 طرفه استکه با استفاده از mode و Sin کنترل میشود

ابتدا با توجه به ویژگی خواسته شده، معادله ورودی هر فلیپفلاپ را بدست میآوریم در این قسمت از کتاب مدار منطقی موریس مانو استفاده شده و روابط را با استفاده از آن کتاب نوشتیم:

$$D_a = Mode' \cdot S_{in} + Mode \cdot Q_b$$

$$D_b = Mode' \cdot Q_a + Mode \cdot Q_c$$

$$D_c = Mode' \cdot Q_b + Mode \cdot Q_d$$

$$D_d = Mode' \cdot Q_c + Mode \cdot S_{in}$$

علت اینکه ورودی فلیپفلاپها به صورت فوق میباشد، این است که در صورت 1 بودن مقدار Mode، باید مقدار خروجی رجیستر بعدی وارد رجیستر کنونی شود. (به جز برای رجیستر آخری که مقدار  $S_{in}$  وارد آن میشود) و در صورت 0 بودن Mode، باید مقدار خروجی رجیستر قبلی وارد رجیستر کنونی شود. (به جز برای رجیستر اولی که مقدار  $S_{in}$  وارد آن میشود)

اکنون با توجه به معادلات فوق، مدار را رسم میکنیم (برای رسم این مدار از کتاب مانو استفاده شده با استفاده از بخش شیفت رجیستر یونیورسال ولی تغییراتی روی آن اعمال شده تا قابلیت بارگذاری موازی نداشته باشند):



# بخش دوم: استفاده از شیفت رجیستر آماده

# 3-2-1- ابتدا تراشه 7495 را مورد بررسی قرار میدهیم. شکل آن به صورت زیر میباشد:

در این قسمت ما با استفاده از این تراشه شیفت رجیستر به سمت راست میسازیم درواقع قسمت قبلی را اینبار کمی ساده تر انجام میدهیم

ورودی های D0 تا D3 به عنوان ورودی موازی و ورودی SI به عنوان ورودی Mode تعیین

کننده حالت مدار است: در صورت یک بودن مدار خاصیت پذیرش ورودی موازی و در صورت صفر بودن مدار خاصیت شیفت رجیستر را دارد.

دو ورودی SL و SR نیز ورودی های کلاک جداگانه برای شیفت و ورودی موازی هستند؛ که در اینجا چون ما نیازی به جدا بودن این دو کلاک نداریم، آن ها را به یک کلاک پالس متصل خواهیم کرد.



با توجه به توضیحات فوق، مدار نهایی خواسته شده به صورت زیر میباشد:



2-2-3 در این قسمت از ما خواسته شده که شیقت رجیستر ما بتواند بعضی از حالات در خروجی را شناسایی کند که حالات مورد نظر در متن گذارش و شیوه انجمام ان آمده

برای اینکه مدار ما هر چهار رشته را در ورودی تشخیص دهد، باید از 4 گیت AND با چهار ورودی و یک گیت OR با چهار ورودی استفاده کنیم. خروجی رجیستر را طوری به ورودی AND ها متصل میکنیم که در صورت رخ دادن هرکدام از رشته ها، خروجی آن گیت 1 شود در واقع باید با استفاده از تک تک خروجی ها مدار را طوری تکمیل کنیم که حالت های مورد نظر را پیدا کند. نهایتا خروجی همه گیت های AND را به ورودی OR متصل میکنیم تا در صورت وقوع هرکدام از حالت ها خروجی نهایی نیز یک شود. ورودی گیت های AND به صورت زیر هستند:

1)  $Q_0Q_1Q_2'Q_3 \equiv 1101$ 

2)  $Q_0Q_1Q_2Q_3' \equiv 1110$ 

3)  $Q_0'Q_1'Q_2Q_3' \equiv 0010$ 

4)  $Q_0'Q_1'Q_2'Q_3 \equiv 0001$ 

#### مدار نهایی به شکل زیر خواهد بود:



# بابان